Skip to content

kanyevsky.kpi.ua

VHDL office. FPGA design. VHDL study. VHDL programming.

  • Facebook Интересуюсь VHDL
  • Email Сергієнка А. М.: a.ser@i.ua
  • Головна сторінка
  • Новини
  • Про нас
    • Основні розробки
      • 2015 -2016
    • Список наукових праць
      • Список наукових праць до 2000 р.
  • Нові публікації
  • Студентам
    • Підручники
    • Презентації лекційного матеріалу з вивчення VHDL
    • Алгоритми і структури даних
    • Технології проектування комп’ютерних систем
    • Курс лабораторних робіт з комп’ютерної схемотехніки на VHDL
    • Курс лабораторних робіт з цифрової обробки сигналів.
    • Теми бакалаврських і дипломних робіт.
  • Генератори модулів
  • Корисні IP Cores
    • Поведінкова модель процесора ШПФ.
    • Обчислювальний модуль 16-розрядного RISC- мікропроцесора.
  • VHDL та проектування ПЛІС
    • Підручник VHDL
    • Аналіз цифрових фільтрів за допомогою VHDL. Фазові та маскуючі фільтри.
    • Моделі генераторів сигналів та їх обробка на VHDL
    • Статті
      • Генератор модулів фільтрів для ПЛІС
      • Конфігурована обчислювальна система для вирішення задач лінійної алгебри
      • Алгоритмічні моделі обробки потоків даних
      • VHDL як алгоритмічна мова для опису паралельних алгоритмів
  • Контакти
  • Головна сторінка
  • Новини
  • Про нас
    • Основні розробки
      • 2015 -2016
    • Список наукових праць
      • Список наукових праць до 2000 р.
  • Нові публікації
  • Студентам
    • Підручники
    • Презентації лекційного матеріалу з вивчення VHDL
    • Алгоритми і структури даних
    • Технології проектування комп’ютерних систем
    • Курс лабораторних робіт з комп’ютерної схемотехніки на VHDL
    • Курс лабораторних робіт з цифрової обробки сигналів.
    • Теми бакалаврських і дипломних робіт.
  • Генератори модулів
  • Корисні IP Cores
    • Поведінкова модель процесора ШПФ.
    • Обчислювальний модуль 16-розрядного RISC- мікропроцесора.
  • VHDL та проектування ПЛІС
    • Підручник VHDL
    • Аналіз цифрових фільтрів за допомогою VHDL. Фазові та маскуючі фільтри.
    • Моделі генераторів сигналів та їх обробка на VHDL
    • Статті
      • Генератор модулів фільтрів для ПЛІС
      • Конфігурована обчислювальна система для вирішення задач лінійної алгебри
      • Алгоритмічні моделі обробки потоків даних
      • VHDL як алгоритмічна мова для опису паралельних алгоритмів
  • Контакти

VHDL та проектування ПЛІС

→ Підручник VHDL. Автор – Сергієнко А. М.

→ Аналіз цифрових фільтрів за допомогою VHDL. Фазові та маскуючі фільтри.

→ Моделі генераторів сигналів та їх обробка на VHDL.

→ Статті
Автор Сергієнко А.М.    Статті будуть корисні всім, хто вивчає VHDL.

  • УкраїнськаУкраїнська
  • EnglishEnglish
  • РусскийРусский
  • Головна сторінка
  • Новини
  • Про нас
    • Основні розробки
      • 2015 -2016
    • Список наукових праць
      • Список наукових праць до 2000 р.
  • Нові публікації
  • Студентам
    • Підручники
    • Презентації лекційного матеріалу з вивчення VHDL
    • Алгоритми і структури даних
    • Технології проектування комп’ютерних систем
    • Курс лабораторних робіт з комп’ютерної схемотехніки на VHDL
    • Курс лабораторних робіт з цифрової обробки сигналів.
    • Теми бакалаврських і дипломних робіт.
  • Генератори модулів
  • Корисні IP Cores
    • Поведінкова модель процесора ШПФ.
    • Обчислювальний модуль 16-розрядного RISC- мікропроцесора.
  • VHDL та проектування ПЛІС
    • Підручник VHDL
    • Аналіз цифрових фільтрів за допомогою VHDL. Фазові та маскуючі фільтри.
    • Моделі генераторів сигналів та їх обробка на VHDL
    • Статті
      • Генератор модулів фільтрів для ПЛІС
      • Конфігурована обчислювальна система для вирішення задач лінійної алгебри
      • Алгоритмічні моделі обробки потоків даних
      • VHDL як алгоритмічна мова для опису паралельних алгоритмів
  • Контакти

Позначки

Durbin algorithm processor ESL FPGA IP-XACT lattice filter RISC RTL VHDL ГСПД ООП ПЛІС Платформа Trion САПР ФВЧ ФНЧ аutoregressive analysis авторегресійний аналіз адаптивний фільтр алгоритм архітектурa високорівневий синтез граф потоків даних комп'ютерні архітектури маскуючі фільтри метод Холецького раціональні дроби рекурсивний цифровий фільтр рекурсивні цифрові фільтри розпаралелювання розподіл ресурсів фазовий фільтр фазові фільтри

Архіви

  • Березень 2020
  • Вересень 2019
  • Червень 2019
  • Жовтень 2018
  • Травень 2018
  • Квітень 2017
  • Серпень 2016
  • Квітень 2016
  • Листопад 2015
  • Червень 2013
  • Грудень 2010
  • Жовтень 2010
  • Вересень 2010
  • Травень 2010
  • Квітень 2010
  • Березень 2010
  • Травень 2009
  • Facebook Интересуюсь VHDL
  • Email Сергієнка А. М.: a.ser@i.ua
  • Facebook Интересуюсь VHDL
  • Email Сергієнка А. М.: a.ser@i.ua
  • Головна сторінка
  • Новини
  • Про нас
    • Основні розробки
      • 2015 -2016
    • Список наукових праць
      • Список наукових праць до 2000 р.
  • Нові публікації
  • Студентам
    • Підручники
    • Презентації лекційного матеріалу з вивчення VHDL
    • Алгоритми і структури даних
    • Технології проектування комп’ютерних систем
    • Курс лабораторних робіт з комп’ютерної схемотехніки на VHDL
    • Курс лабораторних робіт з цифрової обробки сигналів.
    • Теми бакалаврських і дипломних робіт.
  • Генератори модулів
  • Корисні IP Cores
    • Поведінкова модель процесора ШПФ.
    • Обчислювальний модуль 16-розрядного RISC- мікропроцесора.
  • VHDL та проектування ПЛІС
    • Підручник VHDL
    • Аналіз цифрових фільтрів за допомогою VHDL. Фазові та маскуючі фільтри.
    • Моделі генераторів сигналів та їх обробка на VHDL
    • Статті
      • Генератор модулів фільтрів для ПЛІС
      • Конфігурована обчислювальна система для вирішення задач лінійної алгебри
      • Алгоритмічні моделі обробки потоків даних
      • VHDL як алгоритмічна мова для опису паралельних алгоритмів
  • Контакти
Адміністратор: Тетяна Лесик
lesyk@comsys.kpi.ua
PDF icon made by Dimitry Miroliubov from www.flaticon.com

Copyright © 2021 kanyevsky.kpi.ua. All Rights Reserved.

Theme byEducation WordPress Theme

Методичні вказівки до виконання лабораторних робіт(рос.)
TPKS_Lab_excercise_2_RU
Методичні вказівки до виконання лабораторних робіт
TPKS_Lab_excercise_2
Methodical instructions for laboratory excercises
TPKS_Lab_excercise_2_ENG
АСД конспект лекцій
ASD_Lek
Сергієнко А.М., Сергієнко П.А. Багатопроцесорна система на ПЛІС.
RISC2_DFG