Skip to content

kanyevsky.kpi.ua

VHDL office. FPGA design. VHDL study. VHDL programming.

  • Главная страница
  • Новости
  • О нас
    • Основные разработки
      • 2015 – 2016
  • Новые публикации
  • Для студентов
    • Учебники
    • Курс лабораторных работ по компьютерной схемотехнике на VHDL
    • Технология проектирования компьютерных систем
    • Темы бакалаврских и дипломных работ.
  • Генераторы модулей
  • Полезные IP Cores
    • Поведенческая модель процессора БПФ
    • Вычислительный модуль 16-разрядного RISC-микропроцессора
  • VHDL и проектирование ПЛИС
    • Учебник VHDL
    • Анализ цифровых фильтров с помощью VHDL. Фазовые и маскирующие фильтры
    • Модели генераторов сигналов и их обработка на VHDL
    • Статьи
      • VHDL против MATLAB
      • Что такое FPGA?
      • Реализация БИХ-фильтров на ПЛИС
      • Управляемый генератор синусоидальных сигналов
      • Вычисление квадрата
      • Вычисление логарифма
      • О пользе округления
      • Простое устройство для решения задачи Пифагора
      • Суперпроизводительность для медленных задач?!
      • Ещё один тахометр
  • Контакты
  • Главная страница
  • Новости
  • О нас
    • Основные разработки
      • 2015 – 2016
  • Новые публикации
  • Для студентов
    • Учебники
    • Курс лабораторных работ по компьютерной схемотехнике на VHDL
    • Технология проектирования компьютерных систем
    • Темы бакалаврских и дипломных работ.
  • Генераторы модулей
  • Полезные IP Cores
    • Поведенческая модель процессора БПФ
    • Вычислительный модуль 16-разрядного RISC-микропроцессора
  • VHDL и проектирование ПЛИС
    • Учебник VHDL
    • Анализ цифровых фильтров с помощью VHDL. Фазовые и маскирующие фильтры
    • Модели генераторов сигналов и их обработка на VHDL
    • Статьи
      • VHDL против MATLAB
      • Что такое FPGA?
      • Реализация БИХ-фильтров на ПЛИС
      • Управляемый генератор синусоидальных сигналов
      • Вычисление квадрата
      • Вычисление логарифма
      • О пользе округления
      • Простое устройство для решения задачи Пифагора
      • Суперпроизводительность для медленных задач?!
      • Ещё один тахометр
  • Контакты

Генераторы модулей

→ Генератор МОДУЛЕЙ КВАДРАТНОГО КОРНЯ

→ Генератор РЕКУРСИВНЫХ ФИЛЬТРОВ БЕЗ БЛОКОВ УМНОЖЕНИЯ

  • УкраїнськаУкраїнська
  • EnglishEnglish
  • РусскийРусский
  • Главная страница
  • Новости
  • О нас
    • Основные разработки
      • 2015 – 2016
  • Новые публикации
  • Для студентов
    • Учебники
    • Курс лабораторных работ по компьютерной схемотехнике на VHDL
    • Технология проектирования компьютерных систем
    • Темы бакалаврских и дипломных работ.
  • Генераторы модулей
  • Полезные IP Cores
    • Поведенческая модель процессора БПФ
    • Вычислительный модуль 16-разрядного RISC-микропроцессора
  • VHDL и проектирование ПЛИС
    • Учебник VHDL
    • Анализ цифровых фильтров с помощью VHDL. Фазовые и маскирующие фильтры
    • Модели генераторов сигналов и их обработка на VHDL
    • Статьи
      • VHDL против MATLAB
      • Что такое FPGA?
      • Реализация БИХ-фильтров на ПЛИС
      • Управляемый генератор синусоидальных сигналов
      • Вычисление квадрата
      • Вычисление логарифма
      • О пользе округления
      • Простое устройство для решения задачи Пифагора
      • Суперпроизводительность для медленных задач?!
      • Ещё один тахометр
  • Контакты

Метки

autoregressive analisis Durbin algorithm processor ESL FPGA IP-XACT lattice filter RTL VHDL ГСПД ООП ПЛИС САПР ФВЧ ФНЧ авторегрессионный анализ адаптивный фильтр алгоритм высокоуровневый синтез граф потоков данных компьютерные архитектуры метод Холецкого распараллеливание распределение ресурсов рациональные дроби рекурсивные цифровые фильтры рекурсивный цифровой фильтр фазовые фильтры фазовый фильтр

Архивы

  • Март 2021
  • Март 2020
  • Сентябрь 2019
  • Июнь 2019
  • Октябрь 2018
  • Май 2018
  • Октябрь 2017
  • Апрель 2017
  • Август 2016
  • Ноябрь 2015
  • Июнь 2013
  • Октябрь 2010
  • Сентябрь 2010
  • Май 2010
  • Апрель 2010
  • Март 2010
  • Май 2009
  • Facebook Интересуюсь VHDL
  • Email Сергиенко А. М.: a.ser@i.ua
  • Главная страница
  • Новости
  • О нас
    • Основные разработки
      • 2015 – 2016
  • Новые публикации
  • Для студентов
    • Учебники
    • Курс лабораторных работ по компьютерной схемотехнике на VHDL
    • Технология проектирования компьютерных систем
    • Темы бакалаврских и дипломных работ.
  • Генераторы модулей
  • Полезные IP Cores
    • Поведенческая модель процессора БПФ
    • Вычислительный модуль 16-разрядного RISC-микропроцессора
  • VHDL и проектирование ПЛИС
    • Учебник VHDL
    • Анализ цифровых фильтров с помощью VHDL. Фазовые и маскирующие фильтры
    • Модели генераторов сигналов и их обработка на VHDL
    • Статьи
      • VHDL против MATLAB
      • Что такое FPGA?
      • Реализация БИХ-фильтров на ПЛИС
      • Управляемый генератор синусоидальных сигналов
      • Вычисление квадрата
      • Вычисление логарифма
      • О пользе округления
      • Простое устройство для решения задачи Пифагора
      • Суперпроизводительность для медленных задач?!
      • Ещё один тахометр
  • Контакты
Администратор: Татьяна Лесик
lesyk@comsys.kpi.ua
PDF icon made by Dimitry Miroliubov from www.flaticon.com

Copyright © 2025 kanyevsky.kpi.ua. All Rights Reserved.

Theme byEducation WordPress Theme

Методичні вказівки до виконання лабораторних робіт(рос.)
TPKS_Lab_excercise_2_RU
Методичні вказівки до виконання лабораторних робіт
TPKS_Lab_excercise_2
Methodical instructions for laboratory excercises
TPKS_Lab_excercise_2_ENG
АСД конспект лекцій
ASD_Lek
Сергієнко А.М., Сергієнко П.А. Багатопроцесорна система на ПЛІС.
RISC2_DFG
Автореферат дисертації
Serg_autor4
Сергиєнко А.М. Архитектура компьютеров.
Apx_comp_rus
Методичні вказівки до виконання курсовго проекту для студентів спеціальності 123 „Комп’ютерна інженерія”
методКП-TPKS
Сергієнко А.М., Виноградов Ю.М., Лесик Т.М. Цифрова обробка сигналів. Комп’ютерний практикум мовою VHDL
DSP_LabS
Sergiyenko A.M., Korneychuk V.I. Digital Networks Design.(student book)
Sergiyenko_DND
A. M. Sergiyenko. Computer Architecture. Part1. (student book)
Apx_comp_eng
A. M. Sergiyenko. Computer Architecture. Part2. (student book)
Apx_comp_eng2
Вступ.Хід проектування схем з VHDL
VHDLLek1
Моделі обчислювачів для VHDL
VHDLLek2
Об'єкти, типи і вирази мови VHDL
VHDLLek3
Послідовні оператори VHDL
VHDLLek4
Паралельні оператори VHDL
VHDLLek5
Процедури і функції. Пакети. Структура програм
VHDLLek6
Атрибути
VHDLLek7
Технологія розробки систем на кристалі
VHDLLek8
АСД. Завдання до виконання лабораторних робіт, частина 1
SDA-1_Metodichka
АСД. Завдання до виконання лабораторних робіт, частина 2
SDA-2_Metodichka
Будова і архітектура ПЛІС
VHDLLek9
Бібліотека IEEE для проектування пристроїв
VHDLLek10
Проектування комбінаційних схем
VHDLLek11
Проектування схем з пам'яттю
VHDLLek12
Проектування керування і керування проектуванням
VHDLlek13
Періодичні алгоритми і конвеєрні обчислювачі
VHDLlek14
Проектування спеціалізованих обчислювачів
VHDLlek15
Перспективи впровадження ПЛІС
VHDLlek16
Графічне проектування арифметико-логічного пристрою. Лаборатоpна робота.
lab1ukr
Проектування арифметико-логічного пристрою структурним стилем. Лабораторна робота.
lab2ukr
Проектування арифметико - логічного пристрою на базі логічних таблиць. Лабораторна робота.
lab3ukr
Використання оператора Generate. Лабораторна робота .
lab4ukr
Проектування арифметико - логічного пристрою стилем потоків даних. Лабораторна робота.
lab5ukr
Проектування арифметико - логічного пристрою з використанням бібліотеки IEEE. Лабораторна робота.
lab6ukr
Синтез кінечного автомата. Лаборатоpна робота.
lab7ukr
Синтез блоку обчислення спецфункції. Лабораторна робота.
lab8ukr
Генератор синусоїдального сигналу. Лабораторна робота.
obrsiglab1ukr
Квадратурний амплітудний змішувач. Лабораторна робота.
obrsiglab2ukr
Фільтр - дециматор. Лабораторна робота.
obrsiglab3ukr
Дискримінатор. Лабораторна робота.
obrsiglab4ukr
Reliability parameters of computers
lab1
Arithmetic and logic unit.
lab01e
Digital Network Design. Short Practical Tutorial
dignetwork_lab
Sine wave generator
labexercise 1
Quadrature Amplitude Mixer
labexercise 2
Decimator Filter
labexercise 3
Discriminator
labexercise 4
Lessons in electric engineering. Electric and electronic engineering.(Part 1)
electric1
Lessons in electric engineering. Electric and electronic engineering.(Part 2)
electric2
Динамически перестраиваемые цифровые фильтры на ПЛИС
EM10_Sergiyenko_dynamic
Вычислительные модели параллельных алгоритмов, реализуемых аппаратно
Caf50_Sergiyenko
Реализация перестраиваемых рекурсивных цифровых фильтров на ПЛИС
HPF_Serg
Пространственный граф синхронных потоков данных
Graph_Serg
Динамически перестраиваемые цифровые фильтры на ПЛИС
SIM10_Sergiyenko
Спецпроцессоры для авторегрессионного анализа сигналов
SergAR09
Применение рациональных дробей в специализированных вычислителях
RacDrobi_Serg
Application Spesific Processors for the AR Signal Analysis
ppam9_Serg_Mas
Проектирование арифметико-логического устройства
lab01
Проектирование счетчика команд
lab02
Проектирование оперативного запоминающего устройства
lab03
Проектирование регистровой памяти
lab04
Проектирование блока умножения
lab05
Проектирование арифметического устройства
lab06
Проектирование ядра микропроцессора
lab070
Сергиенко А.М., Корнейчук В.И. Микропроцессорные устройства на программируемых логических ИС.
MikroprFPGA
Завдання до лабораторних робіт
Zawdannya_Lab4k
Каневский Ю. С. Компьютерная арифметика. Конспект лекций
Arithmet_A5