Skip to content

kanyevsky.kpi.ua

VHDL office. FPGA design. VHDL study. VHDL programming.

  • Main page
  • About us
    • Publications (english)
    • Master’s theses
  • For students
    • Student books
    • Laboratory exercises for computer reliability
    • Laboratory exercises. Simplified exercise set for digital network design using VHDL.
    • Laboratory exercises.The laboratory exercises are proposed to design a simple signal decoder.
    • Bachelor degree work themes
  • IP core generators
  • Useful IP Cores
    • Testbench for the filter testing
  • VHDL and FPGA design
    • IIR filter analysis using VHDL.Allpass, multiple delay, and masking filters
    • Gauss noise generator VHDL-model and its use in DSP
  • Information
    • Configurable microprocessor array for DSP applications
    • Configurable Microcontroller Array
    • Implementation of IIR Digital Filters in FPGA
    • FIR filter soft core generator
    • FPGA Implementation of the Conjugate Gradient Method
    • VHDL – Model of Ultrafast Microcontroller 8051
    • Methods of Mapping DSP Algorithms into FPGA
  • Contacts
  • Main page
  • About us
    • Publications (english)
    • Master’s theses
  • For students
    • Student books
    • Laboratory exercises for computer reliability
    • Laboratory exercises. Simplified exercise set for digital network design using VHDL.
    • Laboratory exercises.The laboratory exercises are proposed to design a simple signal decoder.
    • Bachelor degree work themes
  • IP core generators
  • Useful IP Cores
    • Testbench for the filter testing
  • VHDL and FPGA design
    • IIR filter analysis using VHDL.Allpass, multiple delay, and masking filters
    • Gauss noise generator VHDL-model and its use in DSP
  • Information
    • Configurable microprocessor array for DSP applications
    • Configurable Microcontroller Array
    • Implementation of IIR Digital Filters in FPGA
    • FIR filter soft core generator
    • FPGA Implementation of the Conjugate Gradient Method
    • VHDL – Model of Ultrafast Microcontroller 8051
    • Methods of Mapping DSP Algorithms into FPGA
  • Contacts

For students

Here some lesson materials are proposed.
There are interresting to those who are fond of VHDL. (.pdf files.)

→ Student books

→ Laboratory Exercises for Technology of CAD design.

→ Laboratory exercises for computer reliability.

→ Laboratory exercises. Simplified exercise set for digital network design using VHDL.

→ Laboratory exercises.The laboratory exercises are proposed to design a simple signal decoder.

→ Bachelor degree work themes.

  • УкраїнськаУкраїнська
  • EnglishEnglish
  • РусскийРусский
  • Main page
  • About us
    • Publications (english)
    • Master’s theses
  • For students
    • Student books
    • Laboratory exercises for computer reliability
    • Laboratory exercises. Simplified exercise set for digital network design using VHDL.
    • Laboratory exercises.The laboratory exercises are proposed to design a simple signal decoder.
    • Bachelor degree work themes
  • IP core generators
  • Useful IP Cores
    • Testbench for the filter testing
  • VHDL and FPGA design
    • IIR filter analysis using VHDL.Allpass, multiple delay, and masking filters
    • Gauss noise generator VHDL-model and its use in DSP
  • Information
    • Configurable microprocessor array for DSP applications
    • Configurable Microcontroller Array
    • Implementation of IIR Digital Filters in FPGA
    • FIR filter soft core generator
    • FPGA Implementation of the Conjugate Gradient Method
    • VHDL – Model of Ultrafast Microcontroller 8051
    • Methods of Mapping DSP Algorithms into FPGA
  • Contacts

Archives

  • March 2020
  • February 2020
  • October 2018
  • September 2017
  • December 2010
  • October 2010
  • September 2010
  • May 2010
  • April 2010
  • March 2010
  • May 2009
  • Anatoliy Sergiyenko’s Email: a.ser@i.ua
  • Main page
  • About us
    • Publications (english)
    • Master’s theses
  • For students
    • Student books
    • Laboratory exercises for computer reliability
    • Laboratory exercises. Simplified exercise set for digital network design using VHDL.
    • Laboratory exercises.The laboratory exercises are proposed to design a simple signal decoder.
    • Bachelor degree work themes
  • IP core generators
  • Useful IP Cores
    • Testbench for the filter testing
  • VHDL and FPGA design
    • IIR filter analysis using VHDL.Allpass, multiple delay, and masking filters
    • Gauss noise generator VHDL-model and its use in DSP
  • Information
    • Configurable microprocessor array for DSP applications
    • Configurable Microcontroller Array
    • Implementation of IIR Digital Filters in FPGA
    • FIR filter soft core generator
    • FPGA Implementation of the Conjugate Gradient Method
    • VHDL – Model of Ultrafast Microcontroller 8051
    • Methods of Mapping DSP Algorithms into FPGA
  • Contacts
Administrator: Tetiana Lesyk
lesyk@comsys.kpi.ua
PDF icon made by Dimitry Miroliubov from www.flaticon.com

Copyright © 2025 kanyevsky.kpi.ua. All Rights Reserved.

Theme byEducation WordPress Theme

Методичні вказівки до виконання лабораторних робіт(рос.)
TPKS_Lab_excercise_2_RU
Методичні вказівки до виконання лабораторних робіт
TPKS_Lab_excercise_2
Methodical instructions for laboratory excercises
TPKS_Lab_excercise_2_ENG
АСД конспект лекцій
ASD_Lek
Сергієнко А.М., Сергієнко П.А. Багатопроцесорна система на ПЛІС.
RISC2_DFG
Автореферат дисертації
Serg_autor4
Сергиєнко А.М. Архитектура компьютеров.
Apx_comp_rus
Методичні вказівки до виконання курсовго проекту для студентів спеціальності 123 „Комп’ютерна інженерія”
методКП-TPKS
Сергієнко А.М., Виноградов Ю.М., Лесик Т.М. Цифрова обробка сигналів. Комп’ютерний практикум мовою VHDL
DSP_LabS
Sergiyenko A.M., Korneychuk V.I. Digital Networks Design.(student book)
Sergiyenko_DND
A. M. Sergiyenko. Computer Architecture. Part1. (student book)
Apx_comp_eng
A. M. Sergiyenko. Computer Architecture. Part2. (student book)
Apx_comp_eng2
Вступ.Хід проектування схем з VHDL
VHDLLek1
Моделі обчислювачів для VHDL
VHDLLek2
Об'єкти, типи і вирази мови VHDL
VHDLLek3
Послідовні оператори VHDL
VHDLLek4
Паралельні оператори VHDL
VHDLLek5
Процедури і функції. Пакети. Структура програм
VHDLLek6
Атрибути
VHDLLek7
Технологія розробки систем на кристалі
VHDLLek8
АСД. Завдання до виконання лабораторних робіт, частина 1
SDA-1_Metodichka
АСД. Завдання до виконання лабораторних робіт, частина 2
SDA-2_Metodichka
Будова і архітектура ПЛІС
VHDLLek9
Бібліотека IEEE для проектування пристроїв
VHDLLek10
Проектування комбінаційних схем
VHDLLek11
Проектування схем з пам'яттю
VHDLLek12
Проектування керування і керування проектуванням
VHDLlek13
Періодичні алгоритми і конвеєрні обчислювачі
VHDLlek14
Проектування спеціалізованих обчислювачів
VHDLlek15
Перспективи впровадження ПЛІС
VHDLlek16
Графічне проектування арифметико-логічного пристрою. Лаборатоpна робота.
lab1ukr
Проектування арифметико-логічного пристрою структурним стилем. Лабораторна робота.
lab2ukr
Проектування арифметико - логічного пристрою на базі логічних таблиць. Лабораторна робота.
lab3ukr
Використання оператора Generate. Лабораторна робота .
lab4ukr
Проектування арифметико - логічного пристрою стилем потоків даних. Лабораторна робота.
lab5ukr
Проектування арифметико - логічного пристрою з використанням бібліотеки IEEE. Лабораторна робота.
lab6ukr
Синтез кінечного автомата. Лаборатоpна робота.
lab7ukr
Синтез блоку обчислення спецфункції. Лабораторна робота.
lab8ukr
Генератор синусоїдального сигналу. Лабораторна робота.
obrsiglab1ukr
Квадратурний амплітудний змішувач. Лабораторна робота.
obrsiglab2ukr
Фільтр - дециматор. Лабораторна робота.
obrsiglab3ukr
Дискримінатор. Лабораторна робота.
obrsiglab4ukr
Reliability parameters of computers
lab1
Arithmetic and logic unit.
lab01e
Digital Network Design. Short Practical Tutorial
dignetwork_lab
Sine wave generator
labexercise 1
Quadrature Amplitude Mixer
labexercise 2
Decimator Filter
labexercise 3
Discriminator
labexercise 4
Lessons in electric engineering. Electric and electronic engineering.(Part 1)
electric1
Lessons in electric engineering. Electric and electronic engineering.(Part 2)
electric2
Динамически перестраиваемые цифровые фильтры на ПЛИС
EM10_Sergiyenko_dynamic
Вычислительные модели параллельных алгоритмов, реализуемых аппаратно
Caf50_Sergiyenko
Реализация перестраиваемых рекурсивных цифровых фильтров на ПЛИС
HPF_Serg
Пространственный граф синхронных потоков данных
Graph_Serg
Динамически перестраиваемые цифровые фильтры на ПЛИС
SIM10_Sergiyenko
Спецпроцессоры для авторегрессионного анализа сигналов
SergAR09
Применение рациональных дробей в специализированных вычислителях
RacDrobi_Serg
Application Spesific Processors for the AR Signal Analysis
ppam9_Serg_Mas
Проектирование арифметико-логического устройства
lab01
Проектирование счетчика команд
lab02
Проектирование оперативного запоминающего устройства
lab03
Проектирование регистровой памяти
lab04
Проектирование блока умножения
lab05
Проектирование арифметического устройства
lab06
Проектирование ядра микропроцессора
lab070
Сергиенко А.М., Корнейчук В.И. Микропроцессорные устройства на программируемых логических ИС.
MikroprFPGA
Завдання до лабораторних робіт
Zawdannya_Lab4k
Каневский Ю. С. Компьютерная арифметика. Конспект лекций
Arithmet_A5